本课程是通信工程专业的一门专业基础选修课。其任务主要是使学生了解现代通信电路数字系统部分设计自动化的基本流程,了解CPLD和FPGA等可编程逻辑器件的硬件结构、原理和特性,熟悉EDA设计方法、设计语言和开发软件及设计实例,利用掌握的硬件描述语言(VHDL,Verilog HDL)和EDA开发工具进行数字电路系统的设计开发及仿真。从而提高学生应用计算机对数字电路以及通信类数字电路进行自动化设计和分析的能力,为今后学习与就业奠定基础。